旁路电容与去耦电容的设计
设计印制板时经常要在电路上加电容器来满足数字电路工作时要求的电源平稳和洁净度。电路中的电容可分为去耦电容、旁路电容和容纳电容三类。
去耦电容用来滤除高速器件在电源板上引起的骚扰电流,为器件提供一个局域化的直流,还能减低印制电路中的电流冲击的峰值。
旁路电容能消除印制板上的高频辐射噪声,又称为整体去耦电容.一般为去耦电容量的10倍以上.电解电容则配合去耦电容滤除△I噪声。
时钟电路的电磁兼容设计
时钟电路在数字电路中占有重要地位。同时时钟电路也是产生电磁辐射的主要来源。一个具有2ns上升沿的时钟信号辐射能量的频谱可达160MHz,其可能辐射带宽可达十倍频,即能达到1.6GHz。因此,设计好时钟电路是保证达到整机辐射指标的关键。
时钟电路设计主要的问题有如下两个方面。
1.减小时钟环路面积;
2.传输延迟和阻抗匹配;其相关计算公式如下:
由于集成电路技术的飞速发展,其速度,规模和功能不断扩大.随着主频的提高,布线密度的增加以及大量数模混合电路的应用,对以时钟为代表的高速电路设计的要求越来越高.而且,它还是主要的骚扰源.因此,做好时钟电路设计,是保证产品通过EMC试验的关键
A.减小时钟环路面积,可减小差模和共模辐射,并减小感应耦合和串扰
B.PCB或MCM中的传输线类型:
传输线包括信号路径和返回路径
A.微带线:PCB外层的走线,只有一根带状导线和一个参考面.类型:埋式或非埋式如果线的厚度,宽度,介质的介电常数以及与参考面之间的距离是可控的,则它的特性阻抗也是可控的.
B.带状线:介于两个参考面之间的内层走线. 类型:埋式或非埋式如果线的厚度,宽度,介质的介电常数以及与参考面之间的距离是可控的,则它的特性阻抗也是可控的.此外还有同轴线(Zc=50Ω,75Ω)和双绞线(Zc=110Ω)