一文了解DDR仿真需要提取到多少频率?

一博科技
关注

黄刚 | 文

DDR仿真作为一个非常普遍的仿真模块,基本上入门SI行业的人都会首先接触到。记得本人刚接触这个行业的时候,也是先接触DDR模块的仿真。从DDR2到DDR4,可能很多同行都一直使用同一套的仿真方法,就是先提取无源链路(RLC链路或者S参数),再加入有源的模型(例如IBIS模型),然后码型跑起来,芯片驱动接收配置调起来就能看到扫描的结果。

有源的模型这个没什么好说的,就摆在这里,我们也只能管管模型对不对。那我们说说提取链路的无源参数吧。我们以DDR4的数据信号(2400Mbps)为例来说明。我们看到2400Mbps,大家都知道该速率对于的最高码型的频率为1200MHz,也就是我们所说的基频。那我们在提取链路的S参数时,是不是只需要提取到1200MHz就好了呢?

我们首先来看看提取到下面三个频率后加入有源模型的波形差异。

信号波形如下所示:

可以看到提取到不同的频率对波形的差别很大,尤其在1.2GHz和2.4GHz的差别,几乎上升/下降沿都对不上,而2.4GHz和4.8GHz时在稳定电平上的波形也有不小的差异。

那我们再提取更高的频率看看,如下:

然后我们再来看看波形结果,可以看到在这几个频率下,无论是沿还是稳定电平的振荡情况都比较接近,区别不大了。

看来我们提取无源参数的时候还真不能只按照基频来提取。

声明: 本文由入驻OFweek维科号的作者撰写,观点仅代表作者本人,不代表OFweek立场。如有侵权或其他问题,请联系举报。
侵权投诉

下载OFweek,一手掌握高科技全行业资讯

还不是OFweek会员,马上注册
打开app,查看更多精彩资讯 >
  • 长按识别二维码
  • 进入OFweek阅读全文
长按图片进行保存