前言:
半导体行业正在经历一个技术进步和创新浪潮的复兴时期。EDA工具至此也进入2.0时代。
作者 | 方文
芯片制作必需品
一颗芯片从设计到制造成成品,少不了各种设备的辅助。大众熟知的光刻机、刻蚀机等机器,都属于硬件设备,它们在芯片行业的地位极高。除了硬件设备,很少被人们提及的软件工具也十分重要。
目前EDA需要变得更加AI化,它能帮助客户设计达到最优化的PPA目标(性能、功耗、面积),开发性能更高的终端产品,并进一步减少设计迭代,缩短设计周期,加快上市速度。最终,具备AI特性的EDA工具将助力客户设计出更好的芯片,并快速推向市场。
EDA处于芯片产业链的最上游,是芯片设计和生产的必备工具。利用EDA工具,芯片的电路设计、性能分析、设计IC版图的整个过程都可以由计算机自动处理完成,提高了工作效率及芯片精度。
离开专业的EDA工具,集成电路及半导体的设计和制造,都是不可想象的事情。虽然EDA十分重要,但是EDA的市场规模很小,目前全球总量为70亿美元左右,只占整个集成电路市场的九牛一毛。
EDA市场中的新思科技
如今的EDA市场,是标准的寡头市场。三家公司共同瓜分了全球92%的份额,新思科技(Synopsys)就是其中之一。
新思科技强调数字芯片设计技术的融合,通过融合同类最佳的优化功能以及行业经典signoff工具改善了RTL到GDSII设计流程,帮助开发者以业界最佳的全流程质量和最短的获得结果时间加速交付其下一代设计。
融合技术重新定义了EDA工具进入2.0时代,它在综合、布局布线以及signoff这些业界首要的数字设计工具间共享引擎,并使用了独特的数据模型表达逻辑及物理信息。
此外,在数字芯片设计过程中,新思科技亦提供ECO 、Signoff、Test等融合技术,使得RTL到GDSII的设计实现流程具有最高的可预见性,同时能够以最少的设计迭代次数得到卓越的设计时序、功耗和面积结果。
该技术基于共用的大规模并行及机器学习就绪的基础架构,使设计规则和设计意图在整个流程中有着一致的解读。
新思科技下一代EDA设计
数字设计迈进新纪元,融合技术也可以应用到EDA工具本身。每款工具从前到后需要经过多道工序,且每一个算法不是都往同一个方向去优化,比如有些算法是为了让芯片跑得更快,有些算法是让芯片变得更小,有些算法让芯片功耗更低。
如果没有早期采用融合技术,后期的不确定性会变大。因此新思科技推出创新性的RTL-to-GDSII产品Fusion Compiler,来解决先进工艺节点设计的复杂性。
Fusion Compiler通过把新型高容量综合技术与布局布线技术相结合,以更好地预测结果质量,来应对行业最先进设计所带来的挑战;并能够在RTL-to-GDSII流程中共享技术,从而形成一套高度收敛的系统,将QoR提升20%,TTR缩短2倍。
同时Fusion Compiler提供的RTL-to-GDSII的单座舱(single-cockpit)解决方案,可实现高效率、灵活性和吞吐量,并可最大限度地提高性能、功耗和面积(PPA)。